# 基于 CPU /GPU 异构平台的连续变量 量子密钥分发多维数据协调

穆健健,郭大波\*,马识途,贺超

山西大学物理电子工程学院,山西太原 030006

摘要 针对当前连续变量量子密钥分发系统数据协调运算速率低的问题,采用中央处理器/图形处理器(CPU/GPU)异构平台实现了多维数据协调算法的并行加速运算,提出了对于异构计算要求的大规模校验矩阵静态双向 十字链表及多维并行协调算法。在该平台上对码长为 2.048×10<sup>5</sup> 的情况进行了仿真计算。通过仿真可获取收敛 信噪比和协调计算时间,并计算得出协调速率、密钥传输距离和协调效率。结果表明:当码长为 2.048×10<sup>5</sup> 时,在 保证协调效率的前提下,采用 CPU/GPU 异构平台并行加速的协调速率为 CPU 平台的 5 倍。

关键词 量子光学;量子密钥分发;中央处理器/图形处理器异构平台;多维数据协调;低密度奇偶校验码;稀疏 矩阵

**中图分类号** O431.2 文献标识码 A

doi: 10.3788/LOP56.152702

# Multidimensional Data Reconciliation for Continuous-Variable Quantum Key Distribution Based on CPU/GPU Heterogeneous Platform

Mu Jianjian, Guo Dabo\*, Ma Shitu, He Chao

College of Physics and Electronic Engineering, Shanxi University, Taiyuan, Shanxi 030006, China

Abstract Current continuous-variable quantum key distribution systems suffer from low computing speed for data reconciliation. Herein, we address this problem by implementing a parallel acceleration for a multidimensional data reconciliation algorithm based on a central processing unit/graphics processing unit (CPU/GPU) heterogeneous platform. To meet the special requirements of heterogeneous parallel computing, we propose a static two-way crosslinked list to store a hyperscale low-density parity-check matrix. We also propose a parallel reconciliation algorithm. A simulation experiment is carried out on the heterogenous platform with a code length of  $2.048 \times 10^5$ . Reconciliation speed, key transmission distance, and reconciliation efficiency are calculated based on the simulation results of the convergence signal-to-noise ratio and time of reconciliation. Results show that when the code length is  $2.048 \times 10^5$ , the reconciliation speed of parallel acceleration on the CPU/GPU heterogeneous platform is five times faster than that on the CPU platform.

**Key words** quantum optics; quantum key distribution; central processing unit/graphics processing unit heterogeneous platform; multidimensional data reconciliation; low density parity check code; sparse matrix **OCIS codes** 270.5565; 270.5568; 270.5585

1引言

当今社会信息传输越来越频繁,如何保证信息 的安全传输就显得尤为重要。作为量子密码中发展 最为成熟的技术,量子密钥分发(QKD)具有理论上 绝对安全性<sup>[1-2]</sup>。通过使用 QKD 以及后处理操作 可以使合法的通信双方共享安全密钥,从而保证信 息的安全传输。QKD 的发展是从第一个量子密钥 分发协议开始的,将这一协议称为 BB84 协议。随 后各国学者对其进行更深入的研究,提出了效率更

收稿日期: 2019-02-19;修回日期: 2019-02-28;录用日期: 2019-03-05

基金项目:山西省基础研究项目(201801D121118)

<sup>\*</sup> E-mail: dabo\_guo@sxu.edu.cn

高和实用性更强的 QKD 协议,主要包括 B92 协议、 PBC00 协议、与测量设备无关 QKD 协议(MDI-QKD)以及改进的 PBC00 协议<sup>[3]</sup>等。QKD 技术的 研究主要分为两个方向:离散变量量子密钥分发 (DVQKD)和连续变量量子密钥分发(CVQKD)。 关于 CVQKD 的发展,2002 年由 Grosshans 等<sup>[4]</sup>提 出了基于高斯调制相干态<sup>[5]</sup>和平衡零差探测器<sup>[6]</sup>的 GG02 协议。该协议的最后一步就是后处理操作, 其关键部分为数据协调(即纠错编码)和密性放 大<sup>[7]</sup>。通过数据协调,通信双方得到的密钥序列可 以保证完全一致。再经过密性放大,虽然密钥减少, 但是可以保证窃听者几乎无法获取密钥信息。

在实际应用中,针对 CVQKD 协议,国内外研 究人员先后提出了不同的数据协调算法,例如, van Assche 等<sup>[8]</sup>提出的切片协调算法,该算法将发送方 的连续变量序列 X 进行了量化,破坏了高斯对称 性[9],导致其在低信噪比下表现不佳,将安全传输距 离限制在了 25 km; Silberhorn 等<sup>[10]</sup> 提出符号协调 算法<sup>[10]</sup>,在该算法中发送方揭示所发送的随机序列 每个分量的绝对值,并将信息编码在每个分量的符 号中,但是这种算法受到高斯调制的一些限制,由于 高斯分布以0为中心,因此大多数数据具有小的绝 对值,这就意味着区分其符号将变得非常困难。为 了克服这个问题,采用后选择的方式[10-11] 以舍弃小 幅度数据并且仅保留更有意义的大幅度数据。然 而,这种方法在安全性方面存在重大缺陷,可能允许 窃听者实施一些强大的攻击。Leverrier 等<sup>[12]</sup>提出 了一种不使用后选择方式的符号协调算法,即多维 数据协调算法。该算法可通过两步定义码 $C_x$ 来实 现:1)在以 ||X|| 为半径的球体上定义一个 n 维汉 明立方体  $F_2^n$  的同构图像  $Q_x$ ; 2) 定义一个接近新信 道容量的且可以有效译码的码,其 $C_x \subset Q_x$ ,并在实 际操作中使用的是 LDPC 码。通过给定  $Q_x$ ,把通 信双方的信道转变为虚拟的二进制输入加性高斯白 噪声信道,在长距离、低信噪比的情况下信道容量变 化较小,可以保留信道的高斯对称性,而且通过旋转 变换使得各个状态点之间的距离最大化,使得纠错 码能在低信噪比下得到收敛,其安全传输距离超过 了 50 km。

王云艳等<sup>[13]</sup>在中央处理器(CPU)平台采用多 维协调算法,配合 LDPC 码,在 47 km 安全距离下 实现了 8.61 kbit/s 的密钥传输率<sup>[14]</sup>。曾贵华团队 在采用码长为 10<sup>4</sup> 的码在图形处理器(GPU)上实现 了多维数据协调,实验采用 25 MHz 的时钟频率<sup>[15]</sup> 和 300 MHz 带宽的平衡零差探测器,译码速率达到 了 25 Mbit/s<sup>[16]</sup>,最终达到的安全码率为52 kbit/s。 Golub 等<sup>[17]</sup>对比了相同数据量的 LDPC 码在 CPU 和 GPU 平台上进行译码算法的译码速率,结果表 明,GPU 平台的数据处理速率是 CPU 平台的9倍。

目前,CVQKD主要受信道噪声和探测设备的 影响,通信双方无法有效提取所有理论上可以获得 的信息,限制了密钥的安全码率和传输距离。在数 据协调方面,根据香农信息论,通过使用较长的码可 以降低收敛信噪比,从而合理地接近信道的香农限。 根据研究报道,码长在 2×10<sup>5</sup> 附近时,CVQKD 数 据协调在低信噪比实现收敛,而更长的码长对协调 效率的提高增益不大,反而导致协调计算量显著增 大。码长增加则会减缓计算速度、延长计算时间,降 低 CVQKD 系统的实用性。

基于上述计算速度慢的问题,本文对基于 LDPC的多维数据协调算法采用 CPU/GPU 异构 平台进行并行化加速运算,将数据协调算法的并行 译码用 CUDA (Compute Unified Device Architecture)编程模型实现,提高了协调速率,减 少了时延。并且采用静态双向十字链表存储 LDPC 码的稀疏校验矩阵,大大减少了存储校验矩阵所用 的空间,节约了读取校验矩阵所用的时间。

# 2 CVQKD多维数据协调方案

多维协调算法<sup>[12]</sup>针对的是高斯调制的情况,采 用具有合适信噪比的编码方案,实现了收敛信噪比 的降低,从而延长了安全传输距离。编码策略为:给 定  $y \in S^{n-1}(S^{n-1}表示球体),需要定义以 0 为中心$  $且包含 y 的立方体 <math>Q_y$ ,使得给定  $Q_y$ 中 y 的先验分 布是均匀的。描述  $Q_y$ 可以通过描述转换规范立方 体的正交变换来实现,Bob 随机选择规范立方体  $D^n$ 的顶点  $U,U \in S^{n-1}$ ,再向 Alice 提供将 y 映射为 U 的正交变换 M(y,u),满足 M(y,u)y=u,该变换定 义了立方体  $Q_y$ 。最后,Alice 可以根据 x 和 M(y, u)恢复出 U。

Alice 和 Bob 把 *d* 个连续变量构成 *d* 维向量, 采取按照顺序直接组合的方法,可表示为

$$\begin{cases} \mathbf{Y} = \mathbf{X} + \mathbf{Z} \\ \mathbf{X} \sim N(0, \Sigma^2) d, \\ \mathbf{Z} \sim N(0, \delta^2) d \end{cases}$$
(1)

式中:*X*和*Y*分别为 Alice 和 Bob 拥有的 *d* 维向量; *Z*为信道噪声;*N*(•)表示正态分布; $\Sigma^2$ 为 Alice 端的信号调制方差; $\delta^2$ 为信道的噪声方差。

#### 2.1 连续高斯向量的球面化

Alice 和 Bob 分别将 X 和 Y 归一化,可表示为

$$\begin{cases} \mathbf{x} = \frac{\mathbf{X}}{\parallel \mathbf{X} \parallel} \\ \mathbf{y} = \frac{\mathbf{Y}}{\parallel \mathbf{Y} \parallel}, \end{cases}$$
(2)

式中:  $\|X\| = \sqrt{\langle X, X \rangle}$ 、  $\|Y\| = \sqrt{\langle Y, Y \rangle}$ , 其中  $\langle \cdot \rangle$ 表示向量的点积运算。通过上述归一化过程, d 维状态点就从欧氏空间  $D^d$  映射到了单位球面空 间  $S^{d-1}$ 。将变量空间从非均匀的高斯分布变为均 匀高斯分布<sup>[18]</sup>。

# 2.2 在单位球面 S<sup>d-1</sup>上选择先验概率均匀分布的 码字空间

Bob 在单位球面上随机选取 d 个距离最大的 状态点构成 u(其中包含旋转操作),可表示为

$$\boldsymbol{u} = \left[\frac{-1}{\sqrt{d}}, \frac{1}{\sqrt{d}}\right]^d.$$
 (3)

**u** 的具体选择过程为:先随机生成二进制串(b<sub>1</sub>, b<sub>2</sub>,...,b<sub>a</sub>),再进行操作

$$\boldsymbol{u} = \left[\frac{(-1)^{b_1}}{\sqrt{d}}, \frac{(-1)^{b_2}}{\sqrt{d}}, \cdots, \frac{(-1)^{b_d}}{\sqrt{d}}\right].$$
(4)

接下来在 Bob 端计算旋转矩阵 M(y,u),其满 足M(y,u)y=u,再通过经典认证信道将其发送给 Alice。

#### 2.3 Alice 端进行旋转

Alice 端的旋转可表示为

$$\boldsymbol{M}(\boldsymbol{y},\boldsymbol{u})\boldsymbol{x} = \boldsymbol{v}, \qquad (5)$$

式中:v=u+s,s为u的误差。

# 2.4 旋转矩阵 M(y,u)的计算

对于 d=8,存在由  $D^{8\times8}$ 空间的 8 个正交矩阵 组成的族(不唯一)( $A_1, A_2, \dots, A_d$ ),其中  $A_1$  是 8× 8 的单位矩阵,而且对于 i, j > 1,满足

$$\{\boldsymbol{A}_i, \boldsymbol{A}_j\} = -2\delta_{ij}\boldsymbol{A}_1, \qquad (6)$$

式中: $\{A,B\} = AB + BA; \delta_{ij}$ 为单位冲激函数; $(A_1, A_2, \dots, A_d)$ 在实际应用中是已经确定的。因此,旋转矩阵满足的公式为

$$\boldsymbol{M}(\boldsymbol{y},\boldsymbol{u}) = \sum_{i=1}^{d} \alpha_i(\boldsymbol{y},\boldsymbol{u}) \boldsymbol{A}_i, \qquad (7)$$

式中: $[\alpha_1(y_1,u_1),\alpha_2(y_2,u_2),\dots,\alpha_d(y_d,u_d)]$ 是 *u* 在正交基 $[A_1y_1,A_2y_2,\dots,A_dy_d]$ 上的坐标,其中 *y<sub>d</sub>* 表示多维空间的坐标轴。所以 *M*(*y*,*u*)的计算可转 化为 $[\alpha_1(y_1,u_1),\alpha_2(y_2,u_2),\dots,\alpha_d(y_d,u_d)]$ 的计 算。又因为 $[A_1y_1,A_2y_2,\dots,A_dy_d]$ 为可逆矩阵,所 以可表示为

$$\begin{bmatrix} \alpha_1(y_1, u_1), \alpha_2(y_2, u_2), \cdots, \alpha_d(y_d, u_d) \end{bmatrix}^{\mathrm{T}} = \begin{bmatrix} \mathbf{A}_1 y_1, \mathbf{A}_2 y_2, \cdots, \mathbf{A}_d y_d \end{bmatrix}^{-1} \mathbf{u}_{\circ}$$
(8)

# 2.5 数据协调的安全密钥量估计

采用逆向协调的方式进行数据协调<sup>[19]</sup>,讨论集体攻击下的安全密钥量估计,所以发送方 Alice 与接收方 Bob 之间的互信息 *I*<sub>AB</sub>和 Bob 可能泄露给 Eve 的信息量 *X*<sub>BE</sub>的大小关系决定了双方能否安全 通信。在实际协调过程中,安全密钥速率可表示为

$$T = \beta I_{AB} - \chi_{BE}, \qquad (9)$$

式中: $\beta$  为实际可获取的信息与理论上可获得的信息的比值,即协调效率。T>0时,表示通信是安全的。因此,在实际操作中要保证效率尽可能大,而且要想提取到安全密钥,需保证协调效率>90%<sup>[13]</sup>。  $\beta$ 的计算式<sup>[20]</sup>为

$$\beta = \frac{R}{\frac{1}{2}\log_2(1+R_{\rm SN})},$$
 (10)

式中:R为码率;R<sub>SN</sub>为收敛信噪比。

基于高斯调制相干态和零差探测的 CVQKD 协议, Alice 和 Bob 之间的总噪声 χ<sub>tot</sub>可表示为

$$\chi_{\rm tot} = \chi_{\rm line} + \chi_{\rm hom}/T, \qquad (11)$$

$$\chi_{\text{line}} = 1/T - 1 + \varepsilon, \qquad (12)$$

 $\chi_{\rm hom} = (1 + v_{\rm el})/\eta - 1,$  (13)

式中: $\chi_{line}$ 为量子信道噪声;T为信道的透射率; $\chi_{loon}$ 为 Bob 端使用零拍探测器引入的噪声; $\varepsilon$ 为传输过 程中存在的额外噪声; $v_{el}$ 为探测器电子设备引入的 噪声; $\eta$ 为探测器的效率。发送端 Alice 将真空态沿  $x_A$ 和 $p_A$ 方向均进行平移得到相干态,其中 $x_A$ 为 振幅分量, $p_A$ 为相位分量,两者都服从均值为0,方 差为 $V_AN_0$ 的高斯分布,而 $N_0$ 为真空噪声功率,  $V_A$ 为发送端 Alice 的信号功率,上述的噪声均是以  $N_0$ 为单位。 $I_{AB}$ 可计算为

$$I_{AB} = \frac{1}{2} \log_2 \frac{V_B}{V_{B|A}} = \frac{\eta T (V + \chi_{tot})}{\eta T (1 + \chi_{tot})} = \frac{1}{2} \log_2 \frac{V + \chi_{tot}}{1 + \chi_{tot}}, \quad (14)$$

式中: $V_{\rm B}$ 为 Bob 端的功率值; $V_{\rm B|A}$ 为条件方差,表示 已知 Alice 功率的条件下 Bob 端的功率; $V = V_{\rm A}$  + 1。取  $V_{\rm A} = 18.5$ 、T = 0.151、 $\epsilon = 0.01$ 、 $\eta = 0.606$ 、  $v_{\rm el} = 0.041$ ,利用(14)式计算出  $I_{\rm AB} \approx 244.05$  kbit/s。  $\chi_{\rm BE}$ 为 Eve 从 Bob 端获取的信息量的 Holevo 界<sup>[21]</sup>, 可通过文献[13]给出的 Holevo 限计算公式得出  $\chi_{\rm BE} = 222.97$  kbit/s。多维协调算法的整体方案如 图 1 所示。





Fig. 1 Overall diagram of multidimensional reconciliation algorithm

3 基于二进制 LDPC 码的译码算法

#### 3.1 计算初始概率

使用二进制 LDPC 码进行译码时,需要计算信 道传递给变量节点的初始概率,即计算向量 v 确定 的情况下,向量 u 中的二进制串对应位置是 0 或 1 的概率。映射到球面空间就是计算 u 中对应位为  $\frac{1}{\sqrt{d}}$ 或 $\frac{-1}{\sqrt{d}}$ 的概率。计算初始概率,文献[18]给出的 计算公式为

$$P_{i}(s) = P_{r}[u_{i} = u(s) | v_{i}] =$$

$$K \exp\left\{\frac{-\left[ \| \mathbf{Y} \| v_{i} - \| \mathbf{X} \| u(s)\right]^{2}}{2\sigma^{2}}\right\} / (2\pi\sigma^{2})^{\frac{1}{2}},$$
(15)

式中: $P_i$  为计算得到的概率; $P_x$  为后验概率; $u_i$  和  $v_i$  分别为向量 u 和 v 的第 i 个分量; $s \in (b_1, b_2, ..., b_d)$ 为二进制串中的码字; $\sigma^2$  为高斯分布的方差;  $u(s) = \frac{(-1)^s}{\sqrt{d}}$  为 s 确定后的球面向量 u 中的元素; K 为归一化因子,使得  $P_i(0) + P_i(1) = 1$ 。

#### 3.2 对数似然比置信传播译码过程

对数似然比置信传播(LLR BP)译码过程中采用 似然比来表示概率消息,以加法运算代替了原来的乘 法运算,降低了计算复杂度,减少了运算时间。因此, 结合上述的协调过程介绍译码的具体实现<sup>[22]</sup>: $f_m$ 是 从校验节点 m 传递给变量节点 n 的外部概率信息,  $q_m$ 是从变量节点 n 传递给校验节点 m 的外部概率 信息, $F_m$  是与校验节点 m 相连的所有变量节点的集 合。 $F_{m\setminus n}$ 是与校验节点 m 相连的变量节点的集合, 不含变量节点  $n, Q_n$  是与变量节点 n 相连的所有校 验节点的集合, $Q_{n\setminus m}$ 是与变量节点 n 相连的校验节点 的集合,不含校验节点  $m, q_n$  表示某一变量节点。

LLR BP 算法如下(迭代次数用信息符号的上标来表示)。

1) 信道初始化

初始概率似然比可表示为

$$L^{(0)}(q_{nn}) = L(P_i) = \log_2 \frac{P_i(0)}{P_i(1)} = \log_2 \frac{\left\{ u_i = \frac{1}{\sqrt{d}} \mid v_i \right\}}{\left\{ u_i = \frac{-1}{\sqrt{d}} \mid v_i \right\}},$$
(16)

式中:L<sup>(0)</sup>为信道传递给变量节点的初始概率 似然比。

2) 迭代处理

①校验节点消息处理

在第1次迭代中,校验节点信息的计算公式为

式中: $L^{(1)}$ 为第l次迭代时的似然比,l表示迭代次数; $q_{n'm}$ 为变量节点n'传递给校验节点m的外部概率信息。

②变量节点消息处理

在第1次迭代中,变量节点信息的计算公式为

$$L^{(l)}(q_{nm}) = L(P_i) + \sum_{m' \in (Q_{n \setminus m})} L^{(l)}(f_{m'n}), (18)$$

式中:m'为校验节点,范围是 Q<sub>n\m</sub>。

3) 译码处理

所有变量节点判决信息的计算公式为

$$L^{(l)}(q_n) = L(P_i) + \sum_{m \in Q_n} L^{(l)}(f_{mn}).$$
(19)

对 所 有 变 量 节 点 信 息 进 行 硬 判 决:当 L<sup>(1)</sup>(q<sub>n</sub>)<0 时,译出的码字向量元素为 1;否则,译 出的码字向量元素为 0。

4) 控制迭代次数

当满足  $Hg^{T} = 0$ (其中 H 为 LDPC 码的校验矩 阵; T 为转置; g 为译出的码字向量)或达到最大迭 代次数时,译码结束。如果不满足,则返回步骤 2)。

# 4 基于 CPU/GPU 异构平台的多维 数据协调实现

#### 4.1 CUDA 编程模型介绍

由于 GPU 的多线程结构设计非常适合用于并 行计算,2007 年 NVIDIA 公司基于本公司生产的 GPU 推出了 CUDA 编程模型<sup>[23]</sup>。该模型引入了 主机端和设备端的概念用来区分 CPU 和 GPU。一 个完整的 CUDA 程序包含主机函数和内核函数,其 中主机函数在 CPU 上串行执行,即一般的 C/C++ 代码,而内核函数在 GPU 上并行执行。主机函数 只能被 CPU 调用,而内核函数可以被 CPU 和 GPU 调用。CPU 上执行的主机函数负责内核函数启动 之前的设备初始化,以及数据准备和内核函数之间 的一些串行运算。GPU 上执行的内核函数在线程 格和线程块两个层次中并行完成。

CUDA 程序的执行结构:CUDA 程序执行过程 中主机函数和内核函数交替运行,CPU 和 GPU 快速、高效、协同地完成高性能计算任务。程序从 CPU 端的主机函数开始运行,当运行到内核函数 时,切换到 GPU 端,启动多个 GPU 线程来并行执 行内核函数。每个线程块均包含多个线程,这些线 程对不同的数据执行相同的指令,实现块内线程并 行,同时每个线程格内的不同块之间实现块并行。 当 GPU 端完成运算后,返回主机函数,CPU 继续执 行串行代码,直到程序运行结束。CUDA 程序执行 结构如图 2 所示。



#### 图 2 CUDA 程序的执行过程图

Fig. 2 Diagram of CUDA program execution process

### 4.2 LDPC 码的校验矩阵存储

根据信息论的研究,稀疏校验矩阵的尺寸越大, 其中1的分布就越随机,这样构造的 LDPC 码的纠

错性能也就越好。所以本研究采用 N 为 10<sup>5</sup> 量级 的校验矩阵(N 表示校验矩阵的列数)。在 GPU 上 进行译码时,需要使用校验矩阵 **H** 中的数据,由于 H 矩阵尺寸大,且其中不同行和列上1的位置和个 数不同,以及 CUDA 核函数不支持使用三级指针作 为参数,所以采用静态双向十字链表示存储 H 矩 阵,且只存储H矩阵中1的位置。具体过程如下: 1) 在 CPU 端获取到提供的稀疏校验矩阵的行数  $n_{\text{rows}}$ 、列数 $n_{\text{cols}}$ 、1的个数 $N_{\text{um}}$ ,以及元素1的行和列 坐标信息;2)申请大小为 $N_{\rm um} + n_{\rm rows} + n_{\rm cols}$ 的静态连 续内存,将所有的非零元素信息存储在这片区域中。 该区域中存储的稀疏矩阵非0元素的节点是以结构 体数组的形式定义的。结构体的成员中 row 和 col 分别表示节点的行和列坐标, pr 与 lr 分别表示变量 节点与校验节点更新的似然比信息,left 表示节点 所在行的上一个节点的列信息;right 表示节点所在 行的下一个节点的列信息;up 表示节点所在列的上 一个节点的行信息;down 表示节点所在列的下一 个节点的行信息。在静态链表中,这些位置信息可 被定义为 int 类型, 而不是原来的指针类型, 避免了 使用三级指针。静态双向十字链表的数据结构 如下:

typedef struct

```
{
```

int row, col;

int left, right, up, down;

double pr,lr;

}nodentry;

typedef struct

```
{
```

int n\_rows,n\_cols;

int Num;

nodentry \* rows; //指向存储列信息的空间
nodentry \* cols;//指向存储行信息的空间
nodentry \* e;//指向某个节点

nodentry \* mem;//指向存储非 0 元素的空间 }sparseMatr;

上述结构中的 rows 和 cols 表示两个链域,即 行链域和列链域<sup>[16]</sup>。在行链域上 rows[*m*].left 存 储的是前一个节点的列信息,rows[*m*].right 存储 的是后一个节点的列信息。在列链域上,cols[*n*]. up 存储上一个节点的行信息,cols[*n*].down 存储的 是下一个节点的行信息。采用这样的十字双向链表 不仅可以减少内存占用,而且可以很快定位非 0 元 素,从而缩短译码时间。

### 4.3 多维数据协调的并行化实现

采用 CUDA 编程模型将多维数据协调过程分

为主机执行和设备执行两部分。多维数据协调过程 中的译码过程需要多次迭代才能收敛,而且每次迭 代过程中存在大量的行和列运算,假设采用的 LDPC码的码长为N,其校验矩阵H的维数为M× N,对应有M个校验节点和N个变量节点。根据 (17)式共有M个校验方程进行行运算;根据(18)式 共有N个码字进行列运算。在每次迭代过程中,信 息在校验节点和变量节点之间传递,更新校验节点 和变量节点的似然比信息,则信息的传递过程互不 影响。由于采用了H矩阵,M和N对应的均是10<sup>5</sup> 量级,所以存在大量相同操作的重复运算,非常符合 单指令多数据的并行计算模式<sup>[23]</sup>。因此,将译码的 这部分分配到设备端进行处理。将协调算法的其余 部分分配到主机端进行处理。整体执行过程如下。

1) 主机程序读取 LDPC 码的稀疏校验矩阵 H, 将其用静态双向十字链表的方式进行存储;控制 Alice 端发送连续变量 X 给 Bob,并在 Bob 接收到 连续变量 Y 后,在主机端对 X 和 Y 进行归一化,分 别得到 x 和 y,在球面上选择先验概率均匀分布的 码字空间得到 u。利用 u 和 y 得到旋转矩阵 M;再 由 M 和 x 计算得到 v。通过计算得到校验子和似 然比信息;调用 cudaMalloc 函数为译码函数的输入 输出对象分配设备内存。其中,输入对象包括稀疏 校验矩阵 H,用于初始化变量节点的似然比信息、 校验子信息和迭代信息,输出对象包括译出的码字。

2) 主机端调用 cudaMemcpy 函数将主机端内 存上的输入对象数据拷贝到 GPU 的设备内存上。 其中, cudaMemcpy 函数的第4个参数设置为 cudaMemcpyHostToDevice。

3) 主机函数调用内核函数。在设备端启动了 3 个内核函数,功能依次是变量节点初始化、更新校验 节点信息和更新变量节点信息,这一部分在 GPU 上进行。

变量节点初始化。启动 N 个线程分别对应 H 矩阵的 N 列数据单元,调用内核函数的语法为:内核函数名<<<网格的维度,线程块的维度>>> (内核函数的输入输出参数);将每个线程块内的线程数量设置为 1024,所以分配的线程块数量是 ceil (static\_cast<float>(N)/1024.0f)。每个块内的线程数量最好设置为线程束 32 的倍数,而且不能超过设备关于每个线程块最大启动的线程数量限制。启动的每个线程都会通过一个 threadIdx 来标识,其不是一个常量而是索引<sup>[24]</sup>,在执行过程中会遍历  $0 \sim N - 1$ 。

校验节点信息更新:启动 *M* 个线程对应 *H* 的 *M* 行数据单元,按(17)式进行校验节点信息更新。 变量节点信息更新:启动 *N* 个线程对应 *H* 的 *N* 列 数据单元,按(18)式进行变量节点信息更新。

内核函数执行过程中将输入参数的值更新到每 个节点,这样下一个内核函数就可以使用已经更新 的值进行计算,通过这样的信息传递,纠错码逐渐收 敛,当满足译码终止条件时,译码结束返回迭代 次数。

4) 主机函数调用 cudaMemcpy 将设备内存上 译出的码字拷贝回主机内存,计算误码率。

# 5 仿真结果与分析

采用的硬件平台是 CPU 为 Intel Corei7-7700k 4.2 GHz,主机内存为 16 GB,GPU 设备为 NVIDIA Tesla K40C,CUDA 计算能力 3.5,CUDA 核个数 2880,设备内存为11421 MB。所用仿真软件为 Visual Studio2015 搭配 CUDA9.0。所用校验矩阵由 Mackay 随机构造法生成,协调算法为八维数据协调算法。选 择码长为 2.048×10<sup>5</sup>,迭代次数为 100,共 10 个分组 进行统计。表 1 对比了 CPU 平台和 CPU/GPU 异构 平台在不同码率时的数据协调结果。

表 1 码率不同时 CPU 和 CPU/GPU 异构平台的实验结果

Table 1 Experimental results of CPU platform and CPU/GPU heterogeneous platform at different code rates

| D            | CPU               |                       |                                | CPU/GPU           |                       |                                |  |
|--------------|-------------------|-----------------------|--------------------------------|-------------------|-----------------------|--------------------------------|--|
| <b>A</b> ate | $R_{ m SN}/ m dB$ | $A_{ m ve-time}/ m s$ | $S_{peed}/(kbit \cdot s^{-1})$ | $R_{ m SN}/ m dB$ | $A_{ m ve-time}/ m s$ | $S_{peed}/(kbit \cdot s^{-1})$ |  |
| 0.20         | 0.40              | 6.7027                | 30.55                          | 0.45              | 1.2017                | 170.42                         |  |
| 0.30         | 0.55              | 6.6238                | 30.92                          | 0.55              | 1.2173                | 168.24                         |  |
| 0.35         | 0.70              | 6.6042                | 31.01                          | 0.70              | 1.2048                | 169.99                         |  |
| 0.40         | 0.80              | 6.6016                | 31.02                          | 0.90              | 1.2174                | 168.23                         |  |
| 0.45         | 1.00              | 6.5714                | 31.16                          | 1.10              | 1.1826                | 173.18                         |  |
| 0.50         | 1.20              | 6.5535                | 31.25                          | 1.20              | 1.2189                | 168.02                         |  |

表1中R<sub>ate</sub>为码率;R<sub>SN</sub>为收敛信噪比;A<sub>vetime</sub>为 协调的平均时间;S<sub>peed</sub>为协调速率,由码长除以协调 的平均时间得出。由表1可以看出,在码率相同的 情况下,CPU/GPU 异构平台的协调速率是 CPU 平 台的5倍。这是因为异构平台在进行译码时,将数 据复制到 GPU上,在进行变量节点初始化时,会启动 2.048×10<sup>5</sup> 个线程分别对应校验矩阵 H 的每一列, 从上到下对变量节点初始化,所有线程都是同时进行 的。而在 CPU上执行时只会启动一个线程从第一列 开始,从上到下执行完后,再执行第二列。校验节点 信息更新和变量节点信息更新执行原理与此类似,这 样做节省了译码时间。当码率从 0.2 增加到0.5时,两 平台收敛信噪比均有所增加,这是因为码率增加导致 *M*减少,也就是码所携带的校验信息减少(由码率计 算公式 *R*=1-<sup>*M*</sup>可以看出),在迭代译码时一些置信 信息错误没有及时得到修正,导致收敛性能下降。当 码率增加时,CPU平台协调的平均时间有所减少但 是变化不大,同样是因为校验次数减少引起的。异构 平台协调的平均时间变化不大,这是因为在译码时该 设备执行并行计算能力强,而且总的协调时间受码长 和迭代次数影响较大,校验次数变化对总的时间的变 化影响很小。在码长相同的情况下,表 2 计算了不同 码率时两个平台的安全密钥量。

| 表 2 | 码率不同时 CPU 平台和 CPU/GPU 平台的密钥量结果 |  |
|-----|--------------------------------|--|
|     |                                |  |

| D            | CPU                 |                |                                            |                           | CPU /GPU          |                |                                            |                          |
|--------------|---------------------|----------------|--------------------------------------------|---------------------------|-------------------|----------------|--------------------------------------------|--------------------------|
| <b>Λ</b> ate | $R_{ m SN}/{ m dB}$ | $\beta$ / $\%$ | $R_{ m ate-bit}/( m kbit \cdot  m s^{-1})$ | $D_{\rm istance}/{ m km}$ | $R_{ m SN}/ m dB$ | $\beta$ / $\%$ | $R_{ m ate-bit}/( m kbit \cdot  m s^{-1})$ | $D_{ m istance}/{ m km}$ |
| 0.20         | 0.40                | 82.40          | -21.83                                     | 48.00                     | 0.45              | 74.62          | -54.81                                     | 47.75                    |
| 0.30         | 0.55                | 94.89          | 8.61                                       | 47.25                     | 0.55              | 94.89          | 8.61                                       | 47.25                    |
| 0.35         | 0.70                | 91.44          | 0.19                                       | 47.50                     | 0.70              | 91.44          | 0.19                                       | 47.50                    |
| 0.40         | 0.80                | 94.34          | 7.26                                       | 47.00                     | 0.90              | 86.39          | -11.16                                     | 45.50                    |
| 0.45         | 1.00                | 90.00          | -3.32                                      | 45.00                     | 1.10              | 84.08          | -17.77                                     | 44.50                    |
| 0.50         | 1.20                | 87.91          | -7.44                                      | 44.00                     | 1.20              | 87.91          | -7.44                                      | 44.00                    |

表 2 中 β 为协调效率; R<sub>ate-bit</sub>为安全密钥速率; D<sub>istance</sub>为传输距离。协调效率通过(10)式计算得出,安全密钥速率通过(9)式计算得出。仿真中采用 1550 nm 的单模光纤,损耗为 0.2 dB/km,传输距离

由 
$$D_{\text{istance}} = \frac{10 - R_{\text{SN}}}{0.2}$$
计算得出。由表 2 可以看出,有

的码对应的安全密钥率为负值,表示此次密钥分发 失败,不能得到安全密钥。只有码率为 0.3 和 0.35 时,协调效率>90%,得到了安全密钥。只有在保证 能够获取到安全密钥的前提下,协调速率的提高才 有意义。采用 CPU/GPU 方案后,部分码的协调效 率变小,这是由于 GPU 平台的 CUDA C 语言的精 度问题引起的实验结果的偏差,需要进一步优化程 序消除影响。

# 6 结 论

对基于高斯调制相干态的 CV-QKD 采用八维 数据协调算法在 CPU/GPU 异构平台进行仿真,采 用 LDPC 码作为纠错码,并用静态双向十字链表存 储其校验矩阵。当连续变量长度为 2.048×10<sup>5</sup>时, 在保证协调效率的前提下,采用 CPU/GPU 异构平 台并行加速的协调速率为 CPU 平台的 5 倍,减少了 时延,提高了 CV-QKD 的实用性。当码率为 0.5 时,同样采用八维协调算法的文献[13]报道的 CPU 平台协调速率为14.48 kbit/s(未报道更低码率的协 调速率);本 文得到的 CPU 平台协调速率为 31.25 kbit/s, CPU/GPU 平台协调速率为 168.24 kbit/s,除去 CPU 计算能力造成的差异,协 调速率是文献[13]结果的 9.4 倍。

需要改善的是寻找不规则 LDPC 码的最佳度 分布,构造出高性能的码,以降低码的收敛信噪比, 实现协调效率的提高,以及通过 GPU 端的优化进 一步提高协调速率。

#### 参考文献

- Bennett C H, Brassard G. Quantum cryptography: public key distribution and coin tossing [J]. Theoretical Computer Science, 2014, 560: 7-11.
- [2] Guo H, Li Z Y, Peng X. Quantum cryptography[M]. Beijing: National Defense Industry Press, 2016.

郭弘,李政宇,彭翔.量子密码[M].北京:国防工 业出版社,2016.

[3] Wang Z, Yao Z H, Gou L D, et al. Security analysis of three-state quantum key distribution protocol [J]. Laser & Optoelectronics Progress, 2017, 54 (12): 122702.

王者,姚治海,苟立丹,等. 三量子态量子密钥分发 协议安全性分析[J]. 激光与光电子学进展, 2017, 54(12): 122702.

 $\llbracket 4 \rrbracket$  Grosshans F, van Assche G, Wenger J, *et al*.

Quantum key distribution using Gaussian-modulated coherent states [J]. Nature, 2003, 421(6920): 238-241.

- [5] Grosshans F, Grangier P. Continuous variable quantum cryptography using coherent states [J].
   Physical Review Letters, 2002, 88(5): 057902.
- [6] Ma L X, Qin J L, Yan Z H, et al. Fast response balanced homodyne detector for continuous-variable quantum memory[J]. Acta Optica Sinica, 2018, 38 (2): 0227001.
  马丽霞,秦际良,闫智辉,等.用于连续变量量子存 储的快速响应平衡零拍探测器[J].光学学报, 2018, 38(2): 0227001.
- [7] Liu Y P, Guo J S, Cui J Y. Scheme design of highly efficient privacy amplification with fewer random seeds in quantum key distribution [J]. Acta Optica Sinica, 2017, 37(2): 0227002.
  刘翼鹏,郭建胜,崔竞一.高效短种子量子密钥分配 保密放大方案设计[J].光学学报, 2017, 37(2): 0227002.
- [8] van Assche G, Cardinal J, Cerf N J. Reconciliation of a quantum-distributed Gaussian key [J]. IEEE Transactions on Information Theory, 2004, 50(2): 394-400.
- Bloch M, Thangaraj A, McLaughlin S W, et al. LDPC-based Gaussian key reconciliation [C]//2006 IEEE Information Theory Workshop, 13-17 March 2006, Punta del Este, Uruguay. New York: IEEE, 2006: 116-120.
- [10] Silberhorn C, Ralph T C, Lütkenhaus N, et al. Continuous variable quantum cryptography: beating the 3 dB loss limit [J]. Physical Review Letters, 2002, 89(16): 167901.
- [11] Namiki R, Hirano T. Practical limitation for continuous-variable quantum cryptography using coherent states [J]. Physical Review Letters, 2004, 92(11): 117901.
- [12] Leverrier A, Alléaume R, Boutros J, et al. Multidimensional reconciliation for a continuousvariable quantum key distribution [J]. Physical Review A, 2008, 77(4): 042325.
- [13] Wang Y Y, Guo D B, Zhang Y H, et al. Algorithm of nultidimensional reconciliation for continuousvariable quantum key distribution [J]. Acta Optica Sinica, 2014, 34(8): 0827002.
  王云艳,郭大波,张彦煌,等.连续变量量子密钥分 发多维数据协调算法[J].光学学报, 2014, 34(8): 0827002.

[14] Dou L. Optimizing multidimensional reconciliation algorithm for continuous-variable quantum key distribution[J]. Acta Optica Sinica, 2016, 36(9): 0927001.
窦磊.连续变量量子密钥分发多维数据协调算法优

化[J].光学学报,2016,36(9):0927001.

- [15] Wang C, Huang D, Huang P, et al. 25 MHz clock continuous-variable quantum key distribution system over 50 km fiber channel [J]. Scientific Reports, 2015, 5: 14607.
- [16] Liu S T, Wang X K, Guo D B. Accelerated computational implementation of reconciliation for continuous variable quantum key distribution on GPU [J]. Journal on Communications, 2017, 38(11): 2017222.
  刘绍婷, 王晓凯, 郭大波. 连续变量量子密钥分发数 据协调加速运算的 GPU 实现[J]. 通信学报, 2017, 38(11): 2017222.
- [17] Golub G H, Van L Charles F. Matrix computations
  [M]. Yuan Y X, Transl. Beijing: Science Press, 2009.
  Golub G H, Van L Charles F. 矩阵计算[M]. 袁亚

a,译.北京:科学出版社,2009.

- [18] Lin Y, He G Q, Zeng G H. The application of LDPC codes in the multidimensional reconciliation of quantum key distribution [J]. Acta Sinica Quantum Optica, 2013, 19(2): 116-121.
  林毅,何广强,曾贵华.LDPC 码在量子密钥分配多 维协商算法中的应用[J].量子光学学报, 2013, 19
- [19] Lu Z X, Yu L, Li K, et al. Reverse reconciliation for continuous variable quantum key distribution[J].

(2): 116-121.

Scientia Sinica(Physica, Mechanica & Astronomica), 2009, 39(11): 1606-1612.

逯志欣,于丽,李康,等.基于逆向协调的连续变量
量子密钥分发数据协调[J].中国科学:物理学力学
天文学,2009,39(11):1606-1612.

- [20] Jouguet P, Kunz-Jacques S, Leverrier A. Longdistance continuous-variable quantum key distribution with a Gaussian modulation [J]. Physical Review A, 2011, 84(6): 062317.
- [21] He Z L, Guo D B, Wang X K. Security capacity of compound wiretap channel [J]. Laser &. Optoelectronics Progress, 2015, 52(11): 112701. 贺转玲,郭大波,王晓凯.复合窃听信道的安全容量 [J].激光与光电子学进展, 2015, 52(11): 112701.
- [22] Yuan D F, Zhang H G. The theory and application of LDPC code [M]. Beijing: Posts & Telecom Press, 2008: 75-79.
  袁东风,张海刚. LDPC 码理论与应用[M].北京: 人民邮电出版社, 2008: 75-79.
- [23] Qiu D Y. GPGPU programming technology: from GLSL, CUDA to OpenCL [M]. Beijing: China Machine Press, 2011 仇德元. GPGPU 编程技术:从GLSL、CUDA 到 OpenCL[M].北京:机械工业出版社, 2011.
- [24] Kirk D B, Hwu W H. Programming massively parallel processors: a hands-on approach [M]. Zhao K Y, Wang Z H, Cheng Y C, Transl. Beijing: Tsinghua University Press, 2013
  David B. Krik, Wen-mei W. Hwu.大规模并行处理 器编程实战[M].赵开勇,汪朝辉,程亦超,译.北 京:清华大学出版社, 2013.